自己撅起来乖乖挨C烂H-日本精品无码亚洲专区-玉女阁第一精品导航-欧美精品中文字幕亚洲专区

文章詳情

EMC重在設計3

日期:2024-12-15 13:30
瀏覽次數:302
摘要: 前面已經提過,EMC的根本問題,解決EMC問題的根本辦法,無論從市場經濟的原則出發,還是從其它方面考慮,都是趁早進行EMC設計。從設計立項的一開始,就把EMC要求納入設計任務書,作為設計的輸入之一。EMC設計,簡單地說,就是仔細預測可能發生的各種EMC問題,進行方案和電路的優化選型,尋找一 種優化電路、機械結構和PCB的設計解決方案,提高產品的設計質量,確保達到功能和性能指標的情況下,兼顧成本效益,避免EMC問題。 為抑制和消除騷擾源,減小高頻信號頻率、減小高頻電流回路面積、減小共阻抗耦合或感應耦合,選用...

前面已經提過,EMC的根本問題,解決EMC問題的根本辦法,無論從市場經濟的原則出發,還是從其它方面考慮,都是趁早進行EMC設計。從設計立項的一開始,就把EMC要求納入設計任務書,作為設計的輸入之一。EMC設計,簡單地說,就是仔細預測可能發生的各種EMC問題,進行方案和電路的優化選型,尋找一

種優化電路、機械結構和PCB的設計解決方案,提高產品的設計質量,確保達到功能和性能指標的情況下,兼顧成本效益,避免EMC問題。

為抑制和消除騷擾源,減小高頻信號頻率、減小高頻電流回路面積、減小共阻抗耦合或感應耦合,選用低速、低輻射器件,選用屏蔽機箱、屏蔽電纜和I/O濾波器都是常用的措施。

一般來說,EMC設計可分五個層次。以下為五個層次EMC設計要點:

1)的方案選擇、主要部件、集成電路的選型、電路和機械結構設計;

對于產品的成功與否,**層次設計是*基本、*重要的,任何錯誤都意味著該產品項目徹底失敗。這一層主要EMC考慮體現在:

a) 方案選擇、主要部件、集成電路的選型主要考慮減少輻射騷擾或提高射頻輻射抗干擾能力,盡量選用本身發射小的芯片,如翻轉時間長、工作速率低的器件,多地線腳的芯片(芯片實質就是集成度較高的電路模塊,封裝時多裝地線腳,可以減小高速差模電流環面積S,相應地減小芯片的發射);避免使用大功率、高損耗器件,它們往往是大的輻射源;

b) 保證所選器件不工作在非線性區,以免產生諧波分量成為干擾源。

c) 電路和機械結構設計除考慮減少輻射騷擾或提高射頻輻射抗干擾能力外,主要考慮電源電路防外部騷擾包括浪涌、快速脈沖群、靜電、電壓跌落、電壓變化等;

d) 電路設計或方案應不使數字信號波形產生過沖,應使無用的諧波振蕩幅度*小,使無用的高次諧波成分*少,避免引發強烈的電磁騷擾;

e) 對集總參數電路,增加阻尼、 減小Q值,防止振蕩;P

2)PCBEMC設計;

對于產品的成功與否, PCBEMC設計是重要的一環。PCB設計不合理,會產生無法補救的后果; PCB良好的EMC設計,有事半功倍的效果。

PCBEMC設計應遵循以下內容:

a) 盡量減小所有的高速信號及時鐘信號線構成的環路面積,連接線要盡可能短,并使信號線緊鄰地回路;

b) 使用小型化器件和多層線路板,多層印制板可緊縮布線空間,高頻特性好,容易實現EMC

c) 印制板層數選擇考慮關鍵信號的屏蔽和隔離要求,先確定所需信號層數,然后考慮成本的前提下,增加地平面和電源層是PCB EMC設計*好的措施之一;

d) 印制板分層原理與布置印刷電路、布置排線的原理一樣,元件面下面為地平面,關鍵電源平面與其對應的地平面相鄰,相鄰層的關鍵信號不跨區,所有的信號層特別是高速信號、時鐘信號與地平面相鄰,盡量避免兩信號層相鄰;

e) 個別電源層、地層不能作為一個連續的平面時,采用多網孔連接形成地格蜂窩網,有效減小電流環路面積,減小公共阻抗R,加大信號與地層分布電容;p

f) 線路板布線設計時順序考慮:電源和地/時鐘線/信號線,布線應該短、直、粗、勻,不要直角和突變,不應有字形,用圓角代替尖銳走線,盡可能加寬電源和地的布線,電源和地層的分割,盡量符合微帶線和帶狀線要求;

g) 走線盡可能遠離騷擾源,布線考慮鐵氧體材料的使用,預留磁珠和貼片濾波器的位置,以備按需加減;

3)電與接地、高速信號線路及內部線纜的EMC設計;

PCBEMC設計中也提到供電與接地、高速信號線路的EMC設計,此外,還應遵循以下內容:

a)芯片間使用低阻抗地連接(地平面),不同芯片供電腳間阻抗盡量小,芯片供電腳(意思是離芯片供電腳很近的供電線上)與地間接高頻旁路電容,供電布線預留磁珠和貼片濾波器的位置,以備按需加減;

b) 布線、I/O排線的核心原則就是減小電流環面積S,布置排線的原理與印制板分層原理一樣,關鍵電源線與其對應的地線相鄰,所有的信號層特別是高速信號、時鐘信號線與地線相鄰,盡量避免兩信號線相鄰;

c) 為避免接地線長度過長(接近λ/4),可采用多點就近接地,接地線高頻阻抗要小;

d) 減小電纜的天線效應及減小偶極子天線效應,跨線、I/O排線采用屏蔽性能好的線纜,內導線采用多股雙絞線,使空間場互抵,屏蔽層可作為回線;

e) 機內采用屏蔽線防止感應噪聲;

f) 濾波器的輸入輸出線應拉開距離,忌并行走線,以免影響濾波效果;g

h) I/O接口注意高速電路阻抗匹配,減小、消除反射;

4) 屏蔽設計;

屏蔽好的要求有三:完整的電連續體;濾波措施;良好的接地。

對于信息技術IT類設備,當主板及配置選定的情況下,提高整機的屏蔽效果和各個部分的隔離效果非常重要,尤其個人計算機和液晶顯示器。這里只說屏蔽設計:z

a)計算機機殼內騷擾場強較大,機殼塑料部分未涂導電材料或所涂導電材料不佳,機箱有孔洞、縫隙,不是一個完整電連續體,進出線濾波不好,*終都可導致輻射騷擾超出限值。機箱為了更好屏蔽電磁輻射,既能照顧到機箱的散熱需求,又能有效地防止電磁波的衍射,開孔尺寸一般不超過4mm

b) 根據產品實際進行屏蔽設計,端口、通風孔、孔洞、連接縫隙的屏蔽性都是值得考慮的因素;j9

c) 液晶顯示器為了更好屏蔽電磁輻射可以采用噴涂導電材料的外殼(接縫處要噴涂導電材料);

d) 為了將輻射減到*小,盡量使用通過了CQC EMC方面)自愿認證的機箱;

e) 為保證機箱的密封性,要使用精密模具沖壓成型,設計適當的彈點和卷邊;

f) 變壓器加靜電屏蔽及接地等

5)輸入/輸出的濾波設計g

電源線濾波和信號線濾波的重要性并不亞于機箱屏蔽,濾波關鍵是針對EMC要求,兼顧達標和經濟的原則。在I/O接口部位,一般采用高頻濾波效果好、安裝簡單的濾波連接器。在電纜上纏繞或套用鐵氧體磁環也能起到一定的濾波吸波作用。設計或使用信號線濾波器時,濾波器的截止頻率須高于電纜上要傳輸的信號頻率。

a)傳導騷擾問題處理的方法主要是低通濾波。在1MHz以上時,傳導發射問題通常是由輻射發射的耦合而引起的,須綜合運用抑制傳導發射和輻射發射的技術措施,如屏蔽、去耦和濾波;

右圖是一個高性能電源濾波電路,有二級共模和**差模濾波,共模和差模騷擾抑制能力較強,適用于要求抑制較強騷擾發射的場合。

b)濾波電路的衰減性能與源和負載的阻抗關系很大,失配越大,濾波器衰減電磁騷擾的效果越好。大多數情況下,電源線表現為低阻抗,則濾波器的輸入端應為高阻抗。另一方面,設備既可能為高阻抗,也可能為低阻抗。對于線性電源高阻抗,為獲得阻抗失配,負載端應設計為低阻抗。對于開關電源和同步電機這樣的低阻抗設備,負載端設計為高阻抗。

c) 減共模和差模電容,加減共模和差模線圈,調整電容參數和線圈匝數,共模和差模插入損耗對頻率的曲線都可改變。濾波器的泄漏電流是指相線和中線與外殼地之間流過的電流。它主要取決于連接在相線與地和中線與地間的共模電容。

共模電容的容量越大,共模阻抗越小,共模騷擾抑制效果越好,但**標準規定泄漏電流不能過大。

d) 電源濾波器安裝位置應靠近電源線入口處,如能做成與接口一體化更好。對于金屬屏蔽機箱,選用獨立電源屏蔽濾波器,安裝在電源線入口處,并確保濾波器外殼與設備機箱(地)良好電接觸,這樣的效果是*好的。濾波器接地通常固定在電纜出口處的公共地金屬構件上。

下一篇: EMC重在設計2
上一篇: EMC重在設計4